1. Jurnal [Kembali]
2. Alat dan Bahan [Kembali]
2.2 bahan
ic 74LS112
4LS112 dual JK flip-flop menampilkan J, K, clock, dan set asinkron individual serta input yang jelas ke setiap flip-flop. Ini berisi dua flip-flop JK independen yang dipicu oleh tepi negatif dengan JK individual, jam, dan input langsung yang jelas. IC 74LS112 memiliki rentang tegangan kerja yang luas, rentang kondisi kerja yang luas, dan secara langsung berinteraksi dengan CMOS, NMOS, dan TTL. Output dari IC selalu datang dalam TTL yang membuatnya mudah untuk bekerja dengan perangkat TTL lain dan mikrokontroler.
3. Rangkaian simulasi [Kembali]
4. Prinsip Kerja rangkaian [Kembali]
pada percobaan pertama ini menggunakan asynchronus counter yang mana sinyal clock hanya terhubung ke salah satu input clock flip flop dan output dari flip flop pertama akan dihubungkan ke input clock flip flop selanjutnya begitu seterusnya. pada percobaan ini flipflop nya adalah aktif low yaitu kondisi dimana terjadi perubahan dari bit 1 ke 0. Jadi terlihat pada flip flop ini bahwa input j dan k nya itu bernilai 1 yang mana nilai outputnya akan toggle ( berubah ubah terus menerus) sehingga outputnya ini dapat menjadi inputan clock pada flip flop selanjutnya. Dilihat pada percobaan yang dilakukan rangkaian counter ini merupakan counter up yang mana nilainya ini akan berurutuan dari nilai yang terkecil ke nilai terbesar
5. Video Rangkaian [Kembali]
5. Video Rangkaian [Kembali]
6. Analisa [Kembali]
1. Analisa outout percobaan berdasarkan lC yang digunakan ?
Jawab:ICyang digunakan pada percobaan adalah 74LS112 gang merupakan Jk Fliptop. JadI output pada percoboon ini didapat saat clocknya itu falltime yang mana terjadi perubahan bit dari 1 ke 0 hal ini terjadi karena pada imputan J dan K itu bernilai 1 yang mana outputnya itu toggle. Sehingga output tersebut berpindah setiap terjadi perubahan bit dari 1 ke 0 pada clock.2. Analisa sinyal output yang dikeluarkan jk flip flop kedua dan ketigaJawabPada ]k flip flop kedua dimana inputan clocknya itu dihubungkun ke output dari jk flip-flop pertama Sehingga jk fliftlop kedua ini akan terjadi perubahan jika terjadi perubahan output pada jk flip-flop pertama dari 1 ke 0. Yang mana output pada Jk flipflop kedua ini juga toggle. Sehingga setiap ada perubahan nilai dori 1 ke 0 pada clock maka akan ada perpindahan output pada Jk flipflop keduaPada Jk flipflop ketiga input j dan k menghasilkan kondisi toggle dan input R dan S tidak ada perubahan. lalu input clock terhubung ke output JK flipflop kedua. Sehingga apabila terjadi perpindahan nilai output Jk flipflop 2 dari 1 ke 0 maka output JK flip-Flop ketiga akan berpindah juga (toggle)
7. Link Download
[Kembali]
Tidak ada komentar:
Posting Komentar